Category Archives: TimeQuest

Synopsys Design Constraint — язык задания временных ограничений на примере Altera TimeQuest. Часть 1

  Шехалев Денис Разработка устройств на базе ПЛИС — всегда борьба двух противоположных сторон: функциональности, заложенной разработчиком, и возможностей ПЛИС по ресурсу/производительности. Мерой оценки готовности устройства является его работоспособность во всем диапазоне условий, определенных техническим заданием на разработку. Все статьи цикла: Synopsys Design Constraint —

Synopsys Design Constraint — язык задания временных ограничений на примере Altera TimeQuest. Часть 2

  Шехалев Денис В предыдущей части мы рассмотрели основы временного анализа с помощью TimeQuest на примере простого проекта, состоящего из одного счетчика. В том проекте был всего один домен тактовой частоты. Но большинство проектов содержат большее количество доменов тактовых частот, с различными механизмами взаимодействия между ними.

Synopsys Design Constraint — язык задания временных ограничений на примере Altera TimeQuest. Часть 3

  Шехалев Денис В предыдущих частях статьи мы рассмотрели основы временного анализа и научились задавать временные ограничения тактовых частот различных проектов. Но рассмотренные примеры не содержали задание временных ограничений для интерфейсов ввода/вывода, что представляет собой наибольшие сложности при разработке sdc-файла. Все статьи цикла: Synopsys Design

Synopsys Design Constraint — язык задания временных ограничений на примере Altera TimeQuest. Часть 4

Шехалев Денис В предыдущих частях статьи мы рассмотрели все аспекты задания временных ограничений для проектов: задание частот, их соотношений, портов ввода/вывода. Но информация о временных ограничениях будет не полной без рассмотрения так называемых исключений временных ограничений. Все статьи цикла: Synopsys Design Constraint — язык задания

© 2014-2017 ElectroProg Все права защищены!

↓
↓